HOME


Mini Shell 1.0
Redirecting to https://devs.lapieza.net/iniciar-sesion Redirecting to https://devs.lapieza.net/iniciar-sesion.
DIR: /proc/self/root/usr/lib/firmware/intel/sof-tplg/
Upload File :
Current File : //proc/self/root/usr/lib/firmware/intel/sof-tplg/sof-apl-tdf8532.tplg
CoSA$sp
R(CoSA$��BtHfp_ssp0_in����CoSA$l�PCM0PPassthrough Playback 0����D ���xm�A����Ѕ+$����PGA1.0����� �~g~��_�A�������$���<�s32le���1 Master Playback Volume���h �������������������������BUF1.0����0deq��BUF1.1����0deq��
SSP4.OUTSSP4-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s32le�PIPELINE.1.SSP4.OUTSSP4.OUT����P<����������BtHfp_ssp0_out����CoSA$l�PCM1PPassthrough Playback 1����D ���xm�A����Ѕ+$����PGA2.0����� �~g~��_�A�������$���<�s32le���2 Master Playback Volume���h �������������������������BUF2.0����0deq��BUF2.1����0deq��
SSP2.OUTSSP2-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s32le�PIPELINE.2.SSP2.OUTSSP2.OUT����P<����������hdmi_ssp1_in����CoSA$D�PCM1CPassthrough Capture 1����D ���xm�A����Ѕ+$����PGA3.0����� �~g~��_�A�������$���<�s32le����3 Master Capture Volume�x�dhP�������������������������BUF3.0����deq�BUF3.1����deq�SSP2.INSSP2-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s32le�PIPELINE.3.SSP2.INSSP2.IN����P<����������dirana_in����CoSA$l�PCM2PPassthrough Playback 2����D ���xm�A����Ѕ+$����PGA4.0����� �~g~��_�A�������$���<�s16le���4 Master Playback Volume���h �������������������������BUF4.0����0d�eq��BUF4.1����0d�eq��
SSP0.OUTSSP0-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s16le�PIPELINE.4.SSP0.OUTSSP0.OUT����P<����������dirana_aux_in����CoSA$D�PCM2CPassthrough Capture 2����D ���xm�A����Ѕ+$����PGA5.0����� �~g~��_�A�������$���<�s16le����5 Master Capture Volume�x�dhP�������������������������BUF5.0����d�eq�BUF5.1����d�eq�SSP0.INSSP0-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s16le�PIPELINE.5.SSP0.INSSP0.IN����P<����������dirana_tuner_in����CoSA$D�PCM3CPassthrough Capture 3����D ���xm�A����Ѕ+$����PGA6.0����� �~g~��_�A�������$���<�s16le����6 Master Capture Volume�x�dhP�������������������������BUF6.0����d�eq�BUF6.1����d�eq�SSP1.INSSP1-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s16le�PIPELINE.6.SSP1.INSSP1.IN����P<����������dirana_out����CoSA$l�PCM4PPassthrough Playback 4����D ���xm�A����Ѕ+$����PGA7.0����� �~g~��_�A�������$���<�s16le���7 Master Playback Volume���h �������������������������BUF7.0����0d�eq��BUF7.1����0d�eq��
SSP3.OUTSSP3-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s16le�PIPELINE.7.SSP3.OUTSSP3.OUT����P<����������Modem_ssp3_in����CoSA$D�PCM4CPassthrough Capture 4����D ���xm�A����Ѕ+$����PGA8.0����� �~g~��_�A�������$���<�s16le����8 Master Capture Volume�x�dhP�������������������������BUF8.0����d�eq�BUF8.1����d�eq�SSP3.INSSP3-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s16le�PIPELINE.8.SSP3.INSSP3.IN����P<����������Modem_ssp3_out����CoSA$l	�PCM5PPassthrough Playback 5����D ���xm�A����Ѕ+$����PGA9.0����� �~g~��_�A�������$���<�s16le���9 Master Playback Volume���h �������������������������BUF9.0����0d�eq��BUF9.1����0d�eq��
SSP5.OUTSSP5-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s16le�PIPELINE.9.SSP5.OUTSSP5.OUT����P<����������codec0_out����CoSA$D
�PCM5CPassthrough Capture 5����D ���xm�A����Ѕ+$����PGA10.0����� �~g~��_�A�������$���<�s16le����10 Master Capture Volume�x�dhP�������������������������BUF10.0����d�eq�BUF10.1����d�eq�SSP5.INSSP5-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s16le�PIPELINE.10.SSP5.INSSP5.IN����P<����������TestPin_ssp5_in����CoSA$��TestPin_ssp5_out����CoSA$��ssp0 Tx����CoSA$�
�ssp0 Rx����CoSA$��ssp1 Rx����CoSA$��ssp2 Tx����CoSA$��ssp2 Rx����CoSA$��ssp3 Tx����CoSA$��ssp3 Rx����CoSA$��ssp4 Tx����CoSA$��ssp5 Tx����CoSA$��ssp5 Rx����CoSA$`�Port0Port0 2hPassthrough Playback 2�����@hPassthrough Capture 2�����@�Port1Port1 3hPassthrough Capture 3�����@�Port2Port2 1hPassthrough Playback 1D�����@hPassthrough Capture 1D�����@�Port3Port3 4hPassthrough Playback 4�����@hPassthrough Capture 4�����@�Port4Port4 0hPassthrough Playback 0D�����@�Port5Port5 5hPassthrough Playback 5�����@hPassthrough Capture 5�����@CoSA
$�*xSSP0-Codecxwp���,�������<�SSP�xSSP1-Codecxwp���,�������<�SSP�xSSP2-Codecxw���� ���,� ������<�SSP�xSSP3-Codecxwp���,�������<�SSP�xSSP4-Codecxw���� �,� ������<�SSP�xSSP5-Codecxwp���,�������<�SSP�CoSA$BUF1.0PCM0PPGA1.0BUF1.0BUF1.1PGA1.0SSP4.OUTBUF1.1CoSA$BUF2.0PCM1PPGA2.0BUF2.0BUF2.1PGA2.0SSP2.OUTBUF2.1CoSA$PCM1CBUF3.0BUF3.0PGA3.0PGA3.0BUF3.1BUF3.1SSP2.INCoSA$BUF4.0PCM2PPGA4.0BUF4.0BUF4.1PGA4.0SSP0.OUTBUF4.1CoSA$PCM2CBUF5.0BUF5.0PGA5.0PGA5.0BUF5.1BUF5.1SSP0.INCoSA$PCM3CBUF6.0BUF6.0PGA6.0PGA6.0BUF6.1BUF6.1SSP1.INCoSA$BUF7.0PCM4PPGA7.0BUF7.0BUF7.1PGA7.0SSP3.OUTBUF7.1CoSA$PCM4CBUF8.0BUF8.0PGA8.0PGA8.0BUF8.1BUF8.1SSP3.INCoSA$	BUF9.0PCM5PPGA9.0BUF9.0BUF9.1PGA9.0SSP5.OUTBUF9.1CoSA$
PCM5CBUF10.0BUF10.0PGA10.0PGA10.0BUF10.1BUF10.1SSP5.IN