HOME


Mini Shell 1.0
Redirecting to https://devs.lapieza.net/iniciar-sesion Redirecting to https://devs.lapieza.net/iniciar-sesion.
DIR: /proc/self/root/usr/lib/firmware/intel/sof-tplg/
Upload File :
Current File : //proc/self/root/usr/lib/firmware/intel/sof-tplg/sof-whl-demux-rt5682.tplg
CoSA$sp(CoSA$�	�PCM0PLow Latency Playback 0����D ���xm�A����Ѕ+$����PGA1.1����� �~g~��_�A�������$���<�s24le���1 Master Playback Volume���h �������������������������MUXDEMUX1.0����� �hh��0G�����$���<�DEMUX�DEMUX10�0HSOF(` @� @��BUF1.0����deq�BUF1.1����deA�BUF1.2����deA�
SSP1.OUTSSP1-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s24le�PIPELINE.1.SSP1.OUTSSP1.OUT����P<���������CoSA$��PCM0CPassthrough Capture 0����D ���xm�A����Ѕ+$����PGA2.0����� �~g~��_�A�������$���<�s24le����2 Master Capture Volume�x�dhP�������������������������BUF2.0����deq�BUF2.1����deq�SSP1.INSSP1-Codec����� �'
�¼�PA�$\y��K��$���<�SSP<�s24le�PIPELINE.2.SSP1.INSSP1.IN����P<���������CoSA$��PCM1CPassthrough Capture 1����D ���xm�A����Ѕ+$����BUF3.0����deq�DMIC0.INdmic01����� �'
�¼�PA�$\y��K��$���<�DMIC<�s32le�PIPELINE.3.DMIC0.INDMIC0.IN����P<���������CoSA$��PCM2PPassthrough Playback 2����D ���xm�A����Ѕ+$����PGA4.0����� �~g~��_�A�������$���<�s32le���4 Master Playback Volume���h �������������������������BUF4.0����0deq��BUF4.1����0deq��
HDA0.OUTiDisp1����� �'
�¼�PA�$\y��K��$���<�HDA<�s32le�PIPELINE.4.HDA0.OUTHDA0.OUT����P<���������CoSA$��PCM5CPassthrough Capture 5����D ���xm�A����Ѕ+$����BUF5.0����deq�ECHO REF 5�����PIPELINE.5.PCM5CPCM5C����P<��������P�CoSA$��PCM4PPassthrough Playback 4����D ���xm�A����Ѕ+$����PGA6.0����� �~g~��_�A�������$���<�s32le���6 Master Playback Volume���h �������������������������BUF6.0����0deq��BUF6.1����0deq��
HDA2.OUTiDisp3����� �'
�¼�PA�$\y��K��$���<�HDA<�s32le�PIPELINE.6.HDA2.OUTHDA2.OUT����P<���������CoSA$��PCM3PPassthrough Playback 3����D ���xm�A����Ѕ+$����PGA7.0����� �~g~��_�A�������$���<�s32le���7 Master Playback Volume���h �������������������������BUF7.0����0deq��BUF7.1����0deq��
HDA1.OUTiDisp2����� �'
�¼�PA�$\y��K��$���<�HDA<�s32le�PIPELINE.7.HDA1.OUTHDA1.OUT����P<���������CoSA$`�Port1Port1 0hLow Latency Playback 0D�����@hPassthrough Capture 0D�����@�DMICDMIC 1hPassthrough Capture 1�����@�HDMI1HDMI1 2hPassthrough Playback 2D�����@�HDMI2HDMI2 3hPassthrough Playback 3D�����@�HDMI3HDMI3 4hPassthrough Playback 4D�����@�EchoRefEchoRef 5hPassthrough Capture 5D�����@CoSA
$t#xSSP1-Codecx6n�$���,�������<�SSP�xdmic01x,T	XY�$Z>I[(\<`��a b�]<�DMIC�D�������D�������xiDisp1xl����<�HDA�xiDisp2xl����<�HDA�xiDisp3xl����<�HDA�CoSA$�BUF5.0MUXDEMUX1.0CoSA$BUF1.0PCM0PPGA1.1BUF1.0BUF1.1PGA1.1MUXDEMUX1.0BUF1.1BUF1.2MUXDEMUX1.0SSP1.OUTBUF1.2CoSA$PCM0CBUF2.0BUF2.0PGA2.0PGA2.0BUF2.1BUF2.1SSP1.INCoSA$PCM1CBUF3.0BUF3.0DMIC0.INCoSA$BUF4.0PCM2PPGA4.0BUF4.0BUF4.1PGA4.0HDA0.OUTBUF4.1CoSA$�PCM5CBUF5.0BUF5.0ECHO REF 5ECHO REF 5SSP1.INCoSA$BUF6.0PCM4PPGA6.0BUF6.0BUF6.1PGA6.0HDA2.OUTBUF6.1CoSA$BUF7.0PCM3PPGA7.0BUF7.0BUF7.1PGA7.0HDA1.OUTBUF7.1